| 加入桌面 | 手机版 | 无图版

中国电子零件网 全球商人集结地 国际贸易商品城

企业总数: 10308 供应信息数: 212583 求购信息数: 705
 
当前位置: 首页 » 体育直播jrs » 商情速递 » 正文

Altera公司成功实现28-nm FPGA与PCIe Gen3交换机的互操作

放大字体  缩小字体 发布日期:2011-12-14  浏览次数:232
核心提示:  北京Altera公司(Nasdaq: ALTR)今天宣布,成功实现28-nm Stratix(R) V GX FPGA与PLX(R)技术公司(Nasdaq: PLXT) ExpressLane(T

  北京——Altera公司(Nasdaq: ALTR)今天宣布,成功实现28-nm Stratix(R) V GX FPGA与PLX(R)技术公司(Nasdaq: PLXT) ExpressLane(TM) PCI Express(R) (PCIe(R)) Gen3的互操作。Stratix V GX FPGA具有硬核PCIe Gen3 IP模块,是目前发售的能够与PCIe Gen3交换机实现互操作的唯一一款FPGA。

  Altera元器件市场资深总监Patrick Dorsey评论说:“业界性能最好的28-nm FPGA与业界第一款PCIe Gen3交换机实现互操作后,用户能够将精力集中在设计问题上,而不是器件之间电信号兼容性的验证问题,因此,显着缩短了开发时间。在高性能前沿应用中,Stratix V中的硬核PCIe Gen 3 IP模块减少了对逻辑资源的占用,同时提高吞吐量,降低功耗。”

  Stratix V FPGA具有四个硬核PCIe Gen3 x8 IP模块。PCIe Gen3 IP模块支持x1、x2、x4和x8通路配置,每个通路传送速率高达8-Gbps,与前一版本的Gen2 x8相比,使用Gen3 x8通路,吞吐量提高了两倍。与相应的软核实施方案相比,Stratix V FPGA中的PCIe IP硬核模块节省了100,000多个逻辑单元。硬核PCIe Gen3 IP模块将PCIe协议堆栈嵌入到FPGA中,包括收发器模块、物理层、数据链路层和会话层。Stratix V FPGA的PCIe Gen3 IP面向PCIe基本规范Rev 3.0、2.x和1.x。

  PLX市场和业务开发副总裁David Raun评论说:“在辅助支撑系统的开发过程中,Stratix V GX FPGA与PLX PCIe Gen3交换机的互操作性非常关键,我们很高兴看到Altera这样的领先企业开发Gen3产品。PLX于2010年率先推出业界的第一款PCIe Gen3硅片,目前仍然是唯一发售Gen3交换机的公司,已经准备好为这一迅速发展的市场提供服务。”

  PCIe Gen3是业界最流行的高速互联最新技术,PLX交换机在服务器、存储和通信平台上突破创新,提高端口数量,支持功能更强大、更新的设计。PLX Gen3系列产品包括11个器件,有12至48个通路,以及3到18个端口,为开发提供更多的配置。目前PLX提供所有器件。

  Altera的28-nm器件系列——为满足特殊设计需求而定制

  Altera的28-nm FPGA系列是业界最全面的器件产品,定制满足用户的各种设计需求。该系列通过其Arria(R) V、Cyclone(R) V和Stratix V FPGA系列以及HardCopy(R) V ASIC系列,为用户提供清晰的差异化解决方案。在工艺技术、体系结构、收发器技术和硬核知识产权(IP)模块上加大投入,设计人员采用该系列产品满足自己的成本、性能和低功耗需求,而且缩短开发时间,减小工作量。

 
关键词: 元器件交易网
 
[ 资讯搜索 ]  [ ]  [ 告诉好友 ]  [ 打印本文 ]  [ 关闭窗口 ]

 
0条 [查看全部]  相关评论

 
推荐图文
推荐资讯
点击排行
购物车(0)    站内信(0)     新对话(0)